Microchip KSZ8851-16MLLI, Ethernet Controller, 100Mbps 100BaseTX, 10BaseT, BIU, 3.3 V, 48-Pin LQFP

Sous-total (1 paquet de 2 unités)*

11,74 €

(TVA exclue)

14,20 €

(TVA incluse)

Add to Basket
sélectionner ou taper la quantité
Temporairement en rupture de stock
  • Expédition à partir du 26 février 2026
Besoin de plus? Cliquez sur " Vérifier les dates de livraison " pour plus de détails
Unité
Prix par unité
le paquet*
2 +5,87 €11,74 €

*Prix donné à titre indicatif

Options de conditionnement :
N° de stock RS:
177-3997
Référence fabricant:
KSZ8851-16MLLI
Fabricant:
Microchip
Recherchez des produits similaires en sélectionnant un ou plusieurs attributs.
Sélectionner tout

Marque

Microchip

Physical Network Type

100BaseTX, 10BaseT

Host Interface

BIU

IC Type

Controller IC

Network Interface

100BaseTX, 10BaseT

Communication Mode

Full Duplex, Half Duplex

Data Rate

100Mbps

Loopback Mode

Internal

Standard Supported

IEEE 802.3u, IEEE 802.3x

Mounting Type

Surface Mount

Package Type

LQFP

Pin Count

48

Auto-Negotiation

Yes

DMA Support

Yes

Typical Operating Supply Voltage

3.3 V

Dimensions

7.1 x 7.1 x 1.45mm

Minimum Operating Temperature

-40 °C

Maximum Operating Temperature

+85 °C

Pays d'origine :
US
The KSZ8851 is a single-port controller chip with a SPI or 8-/16-/32-bit non-PCI CPU interface. Available in 32-/48-/128-pin packages, the KSZ8851 is for applications requiring cost-effective, high-throughput Ethernet connectivity in traditional embedded systems with MCUs or MPUs.

Integrated MAC and PHY Ethernet Controller
Designed for high performance and high throughput applications
Supports 10BASE-T/100BASE-TX
Supports full-duplex flow control and half-duplex back pressure collision flow control
Supports DMA-slave burst data read and write transfers
Supports IP Header (IPv4)/TCP/UDP/ICMP checksum generation and checking
Supports IPv6 TCP/UDP/ICMP checksum generation and checking
Automatic 32-bit CRC generation and checking
Simple SRAM-like host interface easily connects to most common embedded MCUs.
Supports multiple data frames for transmit and receive without address bus and byte-enable signals
Supports both Big- and Little-Endian processors

Liens connexes