Alliance Memory SDRAM 256 MB Surface, 54-Pin 16 bit TFBGA

Offre groupée disponible

Sous-total 10 unités (conditionné en plateau)*

43,15 €

(TVA exclue)

52,21 €

(TVA incluse)

Add to Basket
sélectionner ou taper la quantité
Commandes ci-dessous 75,00 € coût (TVA exclue) 5,95 €.
Temporairement en rupture de stock
  • 278 unité(s) prête(s) à être expédiée(s) d'un autre centre de distribution
Besoin de plus? Cliquez sur " Vérifier les dates de livraison " pour plus de détails
Unité
Prix par unité
10 - 184,315 €
20 - 984,235 €
100 - 1983,79 €
200 +3,715 €

*Prix donné à titre indicatif

Options de conditionnement :
N° de stock RS:
230-8412P
Référence fabricant:
AS4C16M16SA-6BIN
Fabricant:
Alliance Memory
Recherchez des produits similaires en sélectionnant un ou plusieurs attributs.
Sélectionner tout

Marque

Alliance Memory

Memory Size

256MB

Product Type

SDRAM

Organisation

16M x 16 Bit

Data Bus Width

16bit

Address Bus Width

13bit

Number of Bits per Word

16

Maximum Clock Frequency

166MHz

Maximum Random Access Time

5ns

Number of Words

4M

Mount Type

Surface

Package Type

TFBGA

Minimum Operating Temperature

-40°C

Pin Count

54

Maximum Operating Temperature

85°C

Width

8.1 mm

Height

1.2mm

Series

AS4C16M16SA-C&I

Standards/Approvals

No

Length

8mm

Minimum Supply Voltage

3V

Maximum Supply Voltage

3.6V

Supply Current

60mA

Automotive Standard

No

The Alliance Memory 256Mb SDRAM is a high-speed CMOS synchronous DRAM containing 256 Mbits. It is internally configured as 4 Banks of 4M word x 16 DRAM with a synchronous interface (all signals are registered on the positive edge of the clock signal, CLK). Read and write accesses to the SDRAM are burst oriented; accesses start at a selected location and continue for a programmed number of locations in a programmed sequence. Accesses begin with the registration of a BankActivate command which is then followed by a Read or Write command.

Fast access time from clock: 5/5.4 ns

Fast clock rate: 166/143 MHz

Fully synchronous operation

Internal pipelined architecture

4M word x 16-bit x 4-bank