Nexperia HEF4093BT,652, 4 2-Input NAND Schmitt Trigger Input Logic Gate, 14-Pin SOIC

Sous-total (1 tube de 57 unités)*

23,655 €

(TVA exclue)

28,614 €

(TVA incluse)

Add to Basket
sélectionner ou taper la quantité
En voie de retrait du marché
  • Plus 342 unité(s) expédiée(s) à partir du 26 janvier 2026
  • 12 825 unité(s) finale(s) expédiée(s) à partir du 02 février 2026
Unité
Prix par unité
le tube*
57 +0,415 €23,66 €

*Prix donné à titre indicatif

N° de stock RS:
124-2313
Référence fabricant:
HEF4093BT,652
Fabricant:
Nexperia
Recherchez des produits similaires en sélectionnant un ou plusieurs attributs.
Sélectionner tout

Marque

Nexperia

Product Type

Logic Gate

Logic Function

NAND

Mount Type

Surface

Number of Elements

4

Number of Inputs per Gate

2

Schmitt Trigger Input

Yes

Package Type

SOIC

Pin Count

14

Logic Family

4000

Input Type

Schmitt Trigger

Maximum Propagation Delay Time @ CL

185ns

Minimum Operating Temperature

-40°C

Maximum High Level Output Current

-4.2mA

Maximum Operating Temperature

125°C

Height

1.45mm

Maximum Supply Voltage

15V

Series

HEF4093B

Standards/Approvals

JEDEC JESD 13-B

Width

4 mm

Minimum Supply Voltage

3V

Length

8.75mm

Maximum Low Level Output Current

4.2mA

Automotive Standard

No

Pays d'origine :
TH
The HEF4093B is a quad two-input NAND gate. Each input has a Schmitt trigger circuit. The gate switches at different points for positive-going and negative-going signals. The difference between the positive voltage (VT+) and the negative voltage (VT-) is defined as hysteresis voltage (VH). It operates over a recommended VDD power supply range of 3 V to 15 V referenced to VSS (usually ground). Unused inputs must be connected to VDD, VSS, or another input.

Key features and benefits

Mixed 5 V and 3.3 V applications

Reduce time to market for complex designs

Save board space

Open-drain output options

Improved signal integrity for complex layouts

Wide supply voltage range

Low propagation delay

Overvoltage tolerant options

Low input threshold options

CMOS low power

Liens connexes