853S011BGILF, Clock Buffer, 2-Input, 8-Pin SOIC
- N° de stock RS:
- 216-6212
- Référence fabricant:
- 853S011BGILF
- Fabricant:
- Renesas Electronics
Offre groupée disponible
Sous-total (1 paquet de 2 unités)*
10,31 €
(TVA exclue)
12,476 €
(TVA incluse)
Frais de livraison offerts pour toute commande de plus de 75,00 €
En stock
- Plus 162 unité(s) expédiée(s) à partir du 26 janvier 2026
Besoin de plus? Cliquez sur " Vérifier les dates de livraison " pour plus de détails
Unité | Prix par unité | le paquet* |
|---|---|---|
| 2 - 8 | 5,155 € | 10,31 € |
| 10 - 18 | 4,64 € | 9,28 € |
| 20 - 48 | 4,54 € | 9,08 € |
| 50 - 98 | 4,38 € | 8,76 € |
| 100 + | 3,79 € | 7,58 € |
*Prix donné à titre indicatif
- N° de stock RS:
- 216-6212
- Référence fabricant:
- 853S011BGILF
- Fabricant:
- Renesas Electronics
Spécifications
Documentation technique
Législations et de normes
Détails du produit
Recherchez des produits similaires en sélectionnant un ou plusieurs attributs.
Sélectionner tout | Attribut | Valeur |
|---|---|---|
| Marque | Renesas Electronics | |
| Logic Function | Clock Buffer | |
| Input Signal Type | LVPECL | |
| Number of Clock Inputs | 2 | |
| Package Type | SOIC | |
| Pin Count | 8 | |
| Sélectionner tout | ||
|---|---|---|
Marque Renesas Electronics | ||
Logic Function Clock Buffer | ||
Input Signal Type LVPECL | ||
Number of Clock Inputs 2 | ||
Package Type SOIC | ||
Pin Count 8 | ||
The Renesas Electronics 853S011B is a low skew, high performance 1-to-2 Differential-to-2.5V/3.3V LVPECL/ECL Fanout Buffer. The 853S011B is characterized to operate from either a 2.5V or a 3.3V power supply. Guaranteed output and part-to-part skew characteristics make the 853S011B ideal for those clock distribution applications demanding well defined performance and repeatability.
Two differential 2.5V, 3.3V LVPECL/ECL outputs
One differential PCLK, nPCLK input pair
PCLK, nPCLK pairs can accept the following
differential input levels: LVPECL, LVDS, CML, SSTL
Maximum output frequency: >2.5GHz
Translates any single-ended input signal to 3.3V LVPECL levels
with resistor bias on nPCLK input
Output skew: 5ps (typical)
Part-to-part skew: 130ps (maximum)
Propagation delay: 355ps (maximum)
One differential PCLK, nPCLK input pair
PCLK, nPCLK pairs can accept the following
differential input levels: LVPECL, LVDS, CML, SSTL
Maximum output frequency: >2.5GHz
Translates any single-ended input signal to 3.3V LVPECL levels
with resistor bias on nPCLK input
Output skew: 5ps (typical)
Part-to-part skew: 130ps (maximum)
Propagation delay: 355ps (maximum)
