Renesas Electronics 2305-1HDCGI Clock Buffer 8-Pin SOIC
- N° de stock RS:
- 217-7816P
- Référence fabricant:
- 2305-1HDCGI
- Fabricant:
- Renesas Electronics
Offre groupée disponible
Sous-total 50 unités (conditionné en tube)*
36,50 €
(TVA exclue)
44,00 €
(TVA incluse)
Frais de livraison offerts pour toute commande de plus de 75,00 €
Temporairement en rupture de stock
- Expédition à partir du 09 mars 2026
Besoin de plus? Cliquez sur " Vérifier les dates de livraison " pour plus de détails
Unité | Prix par unité |
|---|---|
| 50 - 75 | 0,73 € |
| 100 - 475 | 0,574 € |
| 500 - 975 | 0,504 € |
| 1000 + | 0,398 € |
*Prix donné à titre indicatif
- N° de stock RS:
- 217-7816P
- Référence fabricant:
- 2305-1HDCGI
- Fabricant:
- Renesas Electronics
Spécifications
Documentation technique
Législations et de normes
Détails du produit
Recherchez des produits similaires en sélectionnant un ou plusieurs attributs.
Sélectionner tout | Attribut | Valeur |
|---|---|---|
| Marque | Renesas Electronics | |
| Number of Elements per Chip | 6 | |
| Maximum Supply Current | 32 mA | |
| Maximum Input Frequency | 133MHz | |
| Mounting Type | Surface Mount | |
| Package Type | SOIC | |
| Pin Count | 8 | |
| Sélectionner tout | ||
|---|---|---|
Marque Renesas Electronics | ||
Number of Elements per Chip 6 | ||
Maximum Supply Current 32 mA | ||
Maximum Input Frequency 133MHz | ||
Mounting Type Surface Mount | ||
Package Type SOIC | ||
Pin Count 8 | ||
The Renesas Electronics 2305 is a low phase noise, high-speed PLL based, low-skew zero delay buffer. Based on IDT's proprietary low jitter Phase Locked Loop (PLL) techniques, the device provides four low skew outputs at speeds up to 133 MHz at 3.3 V. The outputs can be generated from the PLL (for zero delay), or directly from the input (for testing), and can be set to tri-state mode or to stop at a low level. The PLL feedback is on-chip and is obtained from the CLKOUT pad. The 2305 is available in two different versions. The 2305-1 is the base part. The 2305-1H is a high drive version with faster rise and fall times.
Clock outputs from 10 to 133 MHz
Zero input-output delay
Four low skew (<250 ps) outputs
Device-to-device skew <700 ps
Full CMOS outputs with 25 mA output drive capability at TTL levels
5 V tolerant CLKIN
Zero input-output delay
Four low skew (<250 ps) outputs
Device-to-device skew <700 ps
Full CMOS outputs with 25 mA output drive capability at TTL levels
5 V tolerant CLKIN
